[14. Apr 2012; ]

 


[ 1. Mar 2009; ]

 

Kommentarfunktion auf vielen Seiten & Spam Meter Update
[ 1. May 2008; ]

 


[14. Nov 2007; ]

 

HTTPSniff 0.4
[ 5. Oct 2007; ]

Diese Version behebt lediglich zwei Fehler, die auf neueren Systemen auftreten. Es gibt keine neuen Funktionen.
 

Logikanalysator für Spartan 3E und Altera DE2
[11. Jul 2007; ]

 

Logikanalysator v0.8 veröffentlicht
[ 3. Mar 2007; ]

Dank Frank Kunz gibt es jetzt einen I2C Protokollanalysator.
 

Logikanalysator v0.7 veröffentlicht
[31. Dec 2006; ]

Neuer, 4-stufiger serieller und paralleler Trigger. Die VHDL-Module haben eine neue Struktur, die Portierungen einfacher machen soll. Eine Liste aller Änderungen findet sich unter History.
 

Logikanalysator v0.6a und Eingangsstufe
[21. Nov 2006; ]

Zwei Entwickler haben ihre Erweiterungen für den Logikanalysator zur Verfügung gestellt: Frank Kunz hat eine neue Version des Clients geschaffen, die SPI-Analyzer und Kanalbezeichnungen bietet. Von Richard T. Stofer stammt ein PCB-Layout für eine 2.5-5V Eingangsstufe.
 

Anpassungen an bevorstehende Änderungen im Computerstrafrecht
[22. Sep 2006; ]

Am 20. September wurde eine Gesetzesänderung im Computerstrafrecht beschlossen, die u.a. das Verbreiten von Tools zur "Beschaffung von Passworten" unter Strafe stellt. Entsprechend reduziert sind seit heute die Seiten des FPGA Password Crackers und des TheNet Crackers.
 


[ 5. Sep 2006; ]

 

Logikanalysator v0.6
[19. Aug 2006; ]

Man sollte niemals nie sagen. Im Laufe der letzten Woche ist eine neue Version des Logikanalysators mit vielen neuen Funktionen entstanden. Darunter sind Unterstützung für externe Sample-Takte (State-Analyse), konfigurierbare Übertragungsrate, Plugin-Mechanismus für Nachbearbeitungsfunktionen, experimentelle Oszi-Darstellung und Ausgabe des internen Sample-Taktes zur Steuerung externer Module. (zB. ADCs) Die GUI ist verbessert und alle bekannten Fehler behoben.
 


[22. Jun 2006; ]

 


[ 7. May 2006; ]

 


[ 1. May 2006; ]

 


[ 5. Apr 2006; ]

Kleiner Einblick in mein neuestes Projekt: Einen FPGA-basierten Logic Analyzer - um endlichen einen zu haben und um mit VHDL vertraut zu werden.
 


[12. Mar 2006; ]

 


[ 4. Dec 2005; ]

 

Neues Projekt: Signalgenerator
[13. Aug 2005; ]

Nachdem ich mich für mein Studium mit elektronischen Schaltungen befasst habe, nutze ich die Gelegenheit, einen Signalgenerator und Frequenzzähler zu entwerfen.
 

Bilder aus Irland
[13. Jun 2005; ]